TMS320F28335與串行A/D轉換器ADS7863的接口設計
2.2.1 ADS7863的主要引腳定義
ADS7863的主要引腳定義如下:CHxy+:同相模擬輸入通道xy+(x代表A或B,y代表0或1,eg:A1+);CHxy-:反相模擬輸入通道xy~(x代表A或B,y代表0或1,eg:A1-);M1:模式引腳1,選擇SDOx數字輸出,x代表A或B;M0:模擬引腳0,選擇模擬輸入通道;SDI:串行數據輸入,這個(gè)管腳允許使用ADS7863的增加功能,并且這些功能可以用在A(yíng)DS7861的兼容模式上;CONVST:轉換開(kāi)始,不管CLOCK的狀態(tài),在CONVST的上升沿ADC從采樣模式進(jìn)入保持模式,轉換本身在CLOCK的下一個(gè)上升沿開(kāi)始;RD:讀數據,SDOx輸出與SDI輸入的同步脈沖,RD只在


2.2.2 ADS7863的工作原理
ADS7863的工作模式根據M0,M1的不同配置分為四種,如表1所示。本文主要介紹ADS7863的M0=0,M1=1模式時(shí)的工作原理。當M0=0、M1= 1時(shí),ADS7863工作在人為通道控制模式,數據只在SDOA腳輸出,SDOB腳置為3態(tài)。SDI選擇不同的模擬輸入通道。當CONVST置高時(shí),一個(gè)轉換被觸發(fā)。ADS7863需要32個(gè)CLOCK周期從兩個(gè)模/數轉換器ADCs輸出轉換結果,需要1.0μs完成一個(gè)完整的CONVERSION/READ周期。如果CONV-ST信號每0.5μs被觸發(fā)一次(RD信號的需要),那么每第二個(gè)脈沖被忽略。在CONVST的上升沿,不管CLOCK的狀態(tài),ADC從采樣模式進(jìn)入保持模式。經(jīng)過(guò)一些延遲,BUSY信號變成高電平,并且在轉換周期內保持高電平。在第二個(gè)時(shí)鐘的下降沿,根據SDI寄存器的C[1:0]兩位的狀態(tài),ADS7863選擇使用下一個(gè)轉換周期的模擬輸入通道。CS必須置為低電平以使能SDOA輸出。在每個(gè)轉換的每32個(gè)CLOCK周期的下降沿,數據是有效的。輸出數據由一個(gè)‘0’,緊接一個(gè)ADC指示符(CHAx為‘0’,CHBx為‘1’),12位轉換結果,和一個(gè)‘00’組成。本文引用地址:http://dyxdggzs.com/article/155952.htm
相應的時(shí)序圖如圖3所示。
評論