基于SoPC的任意波形信號發(fā)生器設計
2.2 軟件設計
軟件設計流程如下:

3 測試結果與分析
采用邏輯分析儀對DDS發(fā)生器的輸出信號進(jìn)行測試,輸出信號如圖4所示,設置初始頻率字與實(shí)測值見(jiàn)表1,誤差小于0.05,輸出信號精度較高。本文引用地址:http://dyxdggzs.com/article/155716.htm
4 結語(yǔ)
本文介紹了基于SoPC的DDS任意波形發(fā)生器的一種設計方案,詳述了硬件結構及軟件設計過(guò)程,并對整個(gè)系統進(jìn)行了仿真與測試,輸出信號頻率的誤差較小,可以滿(mǎn)足不同系統對波形信號的要求,適用于工業(yè)控制、檢測、通信等不同領(lǐng)域。
評論