ENC28J60和AS3990的網(wǎng)絡(luò )UHF讀寫(xiě)器設計
為了降低相位噪聲對讀寫(xiě)性能的影響,電路中使用了外部壓控振蕩器(VCO)。VCO的輸出連接在EXT_IN引腳上。另一方面,AS3990通過(guò)CP腳控制壓控振蕩器。20 MHz的溫度補償型石英晶體諧振器TCXO連接在OSCO引腳上,作為基準振蕩器,這樣可以進(jìn)一步提高芯片的穩定性。
由于AS3990內部未集成功率放大器,所以需要外接功率放大器PA。當使用外接PA模式時(shí),經(jīng)AS3990調制后的射頻信號在RFONX和RFOPX輸出,兩路射頻信號經(jīng)過(guò)平衡/不平衡變換器轉換為單路射頻信號后進(jìn)入PA進(jìn)行功率放大。AS3990的模擬輸出引腳DAC用于控制PA的增益。環(huán)形器用于將發(fā)送通路和接收通路隔離。同樣,接收到的射頻信號經(jīng)過(guò)平衡/不平衡變換器轉換為兩路差分信號,AS3990內部解調電路對兩路信號解調得到數據。
1.2 網(wǎng)卡芯片接口電路
ENC28J60是Microchip公司生產(chǎn)的28引腳獨立以太網(wǎng)控制器,它內置了10 Mbps以太網(wǎng)物理層器件和介質(zhì)訪(fǎng)問(wèn)控制器,符合IEEE 802.3標準,特別適合于嵌入式設備的入網(wǎng)解決方案。ENC28J60通過(guò)SPI接口與控制器LPC2138交互,網(wǎng)卡芯片接口電路如圖3所示。SO、SI、SCK為SPI接口的3條總線(xiàn),CS為ENC28J60的片選信號,中斷信號INT和WOL分別連接到主控制器的EINT3和EINT1上。芯片ENC28J60的2條差分接收引腳TPIN和2條差分發(fā)送引腳TPOUT外接在一個(gè)1:1脈沖變壓器上,脈沖變壓器輸出接至網(wǎng)口座上。本文引用地址:http://dyxdggzs.com/article/155235.htm
2 軟件設計
網(wǎng)絡(luò )讀寫(xiě)器軟件設計包括μC/OS-Ⅱ移植、LwIP協(xié)議棧移植、網(wǎng)卡驅動(dòng)程序和上層應用程序的編寫(xiě)4個(gè)部分。軟件設計整體框架如圖4所示。
2.1 μC/OS-II移植
操作系統移植是LwIP協(xié)議棧移植和應用程序編寫(xiě)的基礎,其在LPC2138上的移植內容包括:
①完成操作系統所需的基本配置和數據類(lèi)型定義、開(kāi)關(guān)中斷函數文件OS_CPU.H的編寫(xiě)。
②在文件OS_CPU.C完成堆棧初始化函數OSTask StkInit()函數,并根據自身需求編寫(xiě)相關(guān)Hook函數。
③利用文件OS_CPU_A.S完成啟動(dòng)最高優(yōu)先級任務(wù)的函數OSStartHighRdy、任務(wù)切換函數OSCtxSw、中斷級任務(wù)切換函數OSintCtxSw、系統時(shí)鐘中斷服務(wù)函數OSTickISR的編寫(xiě)。
④初始化定時(shí)器0,為系統提供時(shí)鐘。
評論