<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 基于DSP 的電壓閃變監測系統設計與實(shí)現

基于DSP 的電壓閃變監測系統設計與實(shí)現

作者: 時(shí)間:2011-01-05 來(lái)源:網(wǎng)絡(luò ) 收藏


2 間接解調法誤差分析及修正

對采樣后計算得到的電壓均方根值序列Ui(n)進(jìn)行頻譜分析時(shí),由于FFT 存在頻譜泄露和柵欄效應,從而導致頻譜分析得到的閃變信號幅值產(chǎn)生較大的誤差,影響Pst的計算精度。調幅系數ΔUn = 10%,不同頻率fn的閃變信號經(jīng)過(guò)FFT 運算后得到的計算值如表1 所示??梢钥闯?,不同頻率的閃變信號經(jīng)過(guò)FFT 運算后幅值都產(chǎn)生衰減,而且隨著(zhù)頻率的增加衰減更加嚴重。

表1 調幅系數ΔUn = 10% 對應的計算值.
biao1-1.jpg
調幅系數ΔUn = 10% 對應的計算值

為了補償FFT 計算結果造成的幅值衰減,根據間接解調法提出衰減因子定義如下:
2010122291416233.jpg

為了得到各個(gè)頻率的衰減因子,重復計算30 個(gè)波形,每次僅計算一個(gè)頻率成分,分別為: fn = 1,2,…,30 Hz,ΔUn = 10%;為了補償FFT 運算造成的幅值衰減,定義修正因子如下:

2010122291416307.jpg
經(jīng)過(guò)計算后,衰減因子和修正因子的曲線(xiàn)圖如圖1 所示。

衰減因子和修正因子曲線(xiàn)圖
1.jpg
圖1 衰減因子和修正因子曲線(xiàn)圖

修正后的幾個(gè)不同頻率的調幅系數如表2 所示??梢钥闯?,修正后的調幅系數非常接近給定值,大大減少電壓閃變幅值的衰減。
biao2.jpg
表2 調幅系數ΔUn = 10%對應的計算值和修正值

調幅系數ΔUn = 10%對應的計算值和修正值

3 系統架構設計

3. 1 硬件架構設計

系統硬件設計是以TMS320F2812數字信號處理器為核心加上14 位雙極性高分辨率的轉換器(MAX125) 和CPLD(EPM7128) 作為協(xié)處理器的基本架構組成。具體的硬件原理框架如圖2 所示。

經(jīng)過(guò)信號放大、抗混疊濾波的電壓信號輸入到MAX125 進(jìn)行模數轉換,根據采樣保持定理采樣頻率必須大于等于2 倍的信號頻率才能保證信號處理的完整性,因此,在 轉換前要設置信號的采樣頻率。調理后的信號過(guò)零比較后,送進(jìn)行頻率捕捉,將捕捉到的頻率用于初始化內部定時(shí)器。當定時(shí)時(shí)間到來(lái)時(shí),進(jìn)入定時(shí)器中斷子程序并打開(kāi) 采樣,轉換完成后MAX125 會(huì )產(chǎn)生一個(gè)硬件中斷告訴讀取數據。CPLD 作為協(xié)處理器,主要完成系統的組合邏輯、外設地址譯碼、數據輸入輸出緩沖鎖存、TTL /CMOS 電平信號兼容匹配等工作。

系統硬件架構框圖
2.jpg
圖2 系統硬件架構框圖.

該系統每半個(gè)工頻采樣128 點(diǎn),然后送均方根模塊進(jìn)行計算,得到一個(gè)電壓均方根值,在將所得的值暫存內部SRAM,連續采樣2. 56 s,得到一組256 Byte 的電壓均方根值,送到FFT 計算模塊進(jìn)行FFT 變換,對變換后的結果進(jìn)行修正,將修正后的結果保存在外部的Flash 中。

連續變換一段時(shí)間后( 如10 min),根據式(4)計算出電壓均方根值序列劃分Ui(n) 對應的瞬時(shí)閃變值Pi,然后再根據式(5) ~ (7)依次計算短時(shí)間閃變值Pst和長(cháng)時(shí)間閃變值Ph。


關(guān)鍵詞: DSP A/D

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>