基于TMS320F2808 DSP最小系統設計及應用
3.2 JTAG接口電路設計
TMS320F2808采用符合IEEE 1149.1的JTAG仿真接口,仿真電纜和DSP芯片的JTAG仿真接口是通過(guò)一個(gè)14腳的雙排插頭/插座來(lái)連接的。掃描仿真消除了傳統電路仿真存在的電纜過(guò)長(cháng)引起的信號失真及仿真插頭的可靠性差等問(wèn)題。采用掃描仿真,使得在線(xiàn)仿真成為可能,給調試帶來(lái)方便??紤]到JTAC下載口的抗干擾性,在與DSP連接的EMU0、EMU1端口必須通過(guò)4.7kΩ的上拉電阻連接至電源,/TRST引腳通過(guò)2.2 kΩ的下拉電阻接地,且分別在其引腳上添加0.1μF的旁路電容。JTAG接口電路連接如圖2所示。本文引用地址:http://dyxdggzs.com/article/148076.htm
3.3 引導加載模式選擇
在進(jìn)行硬件產(chǎn)品和系統設計時(shí),用戶(hù)程序通常保存在非遺失的存儲器中。這些非遺失存儲器的訪(fǎng)問(wèn)速度較慢,一般不能直接作為程序存儲器來(lái)使用,需要在上電時(shí)引導到CPU的高速程序存儲器中,這個(gè)過(guò)程稱(chēng)為BOOTLOADER。在TMS320F2808內部配置了一個(gè)引導ROOM(BootROOM)該ROOM內固化了一個(gè)引導加載程序、CPU向量表和一些數學(xué)表和函數。Boot ROOM大小為4 kB,占用地址空間為0x3F F000~0x3F FFFF。加載模式選擇如表1。
通過(guò)設置GPIO引腳的狀態(tài)即可確定選用哪種引導模式。引導模式電路如圖3所示。
評論