<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> risc

全新推出的Codasip Studio Mac版本為RISC-V處理器帶來(lái)更多的差異化設計潛力

  • 可定制RISC-V處理器硅知識產(chǎn)權(IP)的領(lǐng)導者Codasip日前宣布,其Codasip Studio平臺現已支持蘋(píng)果公司macOS Monterey(當前macOS的主要版本)。Codasip Studio是一個(gè)處理器設計自動(dòng)化平臺,用于完成Codasip領(lǐng)先的RISC-V處理器IP的定制,使設計人員能夠快速且輕松地定制其處理器設計,以面向特定領(lǐng)域中的應用實(shí)現最高性能。Codasip Studio還可以用于創(chuàng )建Codasip的業(yè)內最佳的RISC-V處理器內核,并幫助設計人員評估微架構的替代方案。應用軟
  • 關(guān)鍵字: RISC-V  IP  

Codasip的可定制L31 RISC-V內核榮獲Embedded World展會(huì )最佳產(chǎn)品大獎

  • 處理器設計自動(dòng)化領(lǐng)域的領(lǐng)導性企業(yè)Codasip宣布,其可定制L31嵌入式RISC-V處理器榮獲了2022年嵌入式世界大會(huì )(Embedded World 2022)處理器和知識產(chǎn)權(IP)類(lèi)別的展會(huì )最佳產(chǎn)品大獎。最佳產(chǎn)品優(yōu)勝者大獎是由《嵌入式計算設計(Embedded Computing Design)》依據產(chǎn)品的設計卓越性、相對性能和市場(chǎng)影響/顛覆性等標準進(jìn)行評選并頒發(fā)。 Codasip的L31 RISC-V內核榮獲處理器和IP類(lèi)別的展會(huì )最佳產(chǎn)品大獎。圖片來(lái)源:《嵌入式計算設計》《嵌入式計算設計
  • 關(guān)鍵字: Codasip  L31 RISC-V  

Imagination推出首款實(shí)時(shí)嵌入式RISC-V CPU- RTXM-2200

  • Imagination Technologies宣布推出其首款實(shí)時(shí)嵌入式IMG RISC-V CPU- RTXM-2200。這款高度可擴展、功能豐富、設計靈活的32位嵌入式解決方案適用于多種類(lèi)型的大容量設備。RTXM-2200是Imagination 2021年12月發(fā)布的 Catapult CPU系列中的首批商用核之一。 Imagination的IMG  RTXM-2200加快了公司RISC-V產(chǎn)品的擴展速度。它可以集成到復雜的系統級芯片(SoC)中,應用范圍包括網(wǎng)絡(luò )解決方案、數據包
  • 關(guān)鍵字: 嵌入式  RISC-V  CPU- RTXM-2200  

Microchip 宣布業(yè)界首款基于RISC-V的片上系統(SoC)FPGA開(kāi)始量產(chǎn)

  • 業(yè)界首款支持免專(zhuān)利費RISC-V開(kāi)放式指令集架構(ISA)的SoC現場(chǎng)可編程門(mén)陣列(FPGA)近日開(kāi)始量產(chǎn),迎來(lái)嵌入式處理器發(fā)展歷程中的一個(gè)重要里程碑。隨著(zhù)客戶(hù)繼續快速采用PolarFire? SoC FPGA,Microchip Technology Inc.(美國微芯科技公司)宣布MPFS250T以及之前發(fā)布的MPFS025T已具備量產(chǎn)條件。Microchip同時(shí)宣布,旗下Mi-V生態(tài)系統將繼續簡(jiǎn)化RISC-V的采用,以支持新一類(lèi)體積更小、功耗和成本更低的工業(yè)、物聯(lián)網(wǎng)和其他邊緣計算產(chǎn)品。Microch
  • 關(guān)鍵字: RISC-V  FPGA  

西門(mén)子推出新版 Nucleus ReadyStart解決方案幫助簡(jiǎn)化和保護嵌入式 RISC-V 開(kāi)發(fā)

  • 西門(mén)子數字化工業(yè)軟件近日推出適用于嵌入式開(kāi)發(fā)的 Nucleus? ReadyStart? 解決方案,以應對 RISC-V 架構應用的迅速增長(cháng)。該新版 Nucleus ReadyStart 嵌入式開(kāi)發(fā)解決方案以去年發(fā)布的 RISC-V 設備商用實(shí)時(shí)操作系統 (RTOS) 為基礎,更新了一系列新功能,可幫助客戶(hù)增強基于 RISC-V 架構的下一代嵌入式產(chǎn)品的安全性、靈活性以及云連接能力。面向 RISC-V 的 Nucleus ReadyStart 將軟件、IP、工具、服務(wù)集成在統一的“即用型”解決方案中,對于
  • 關(guān)鍵字: RISC-V  嵌入式  

歐拉開(kāi)源操作系統成功適配VisionFive RISC-V單板計算機

  • 近日,歐拉開(kāi)源操作系統在賽昉科技的昉·星光 RISC-V 單板計算機 VisionFive 上成功運行。openEuler 與 VisionFive 的適配工作由 RISC-V SIG 開(kāi)發(fā)者袁穗聰(Samuel Yuan)負責并完成。目前,openEuler 在 VisionFive 上的基礎軟件適配成功,整體運行過(guò)程較為流暢,外設工作正常。VisionFive 由 RISC-V 軟硬件生態(tài)領(lǐng)導者賽昉科技推出,是全球首批基于 Linux 的高性?xún)r(jià)比的 RISC-V 單板計算機。VisionFive 為開(kāi)
  • 關(guān)鍵字: 歐拉  開(kāi)源操作系統  VisionFive  RISC-V  單板計算機  

Codasip攜手西門(mén)子打造RISC-V領(lǐng)域最完整形式驗證

  • 處理器設計自動(dòng)化領(lǐng)域的領(lǐng)導性企業(yè)Codasip近日宣布:通過(guò)采用西門(mén)子集團Siemens EDA的OneSpin IC驗證工具,擴大了其形式驗證解決方案的可用工具范圍,以進(jìn)行全面和徹底的處理器測試。Codasip不斷在處理器驗證方面投入巨資,以再接再厲為業(yè)界提供最高質(zhì)量的RISC-V處理器半導體知識產(chǎn)權(IP)。Siemens EDA的OneSpin工具提供了一個(gè)先進(jìn)且無(wú)比強大的驗證平臺,用以解決關(guān)鍵的芯片完整性問(wèn)題。OneSpin是極為先進(jìn)的形式驗證工具,適用于汽車(chē)和其他高完整性處理器應用,能以最少的設
  • 關(guān)鍵字: Codasip  西門(mén)子EDA  RISC-V  形式驗證  

玄鐵杯RISC-V應用創(chuàng )新大賽今開(kāi)賽,新架構瞄準碳中和及工控痛點(diǎn)

  • 4月18日,記者獲悉,2022“玄鐵杯”RISC-V應用創(chuàng )新大賽正式啟動(dòng)。本屆大賽采用首款量產(chǎn)RISC-V處理器玄鐵C906,參賽者可通過(guò)平頭哥免費開(kāi)放的“云上實(shí)驗室”一鍵開(kāi)發(fā),在不受軟硬件限制的RISC-V“算力自由”開(kāi)發(fā)環(huán)境中,探索“碳中和”及工業(yè)控制等領(lǐng)域的創(chuàng )新應用。 (圖說(shuō):2022“玄鐵杯”RISC-V應用創(chuàng )新大賽開(kāi)賽) RISC-V是近年興起的一種CPU新架構,因其開(kāi)放、靈活的特性而逐漸成為半導體行業(yè)的熱門(mén)選擇。當前,已有近2500家機構加入RISC-V基金會(huì ),包括阿里、華
  • 關(guān)鍵字: RISC-V  新架構  碳中和  工控  平頭哥  玄鐵處理器  

如何在資源受限的RISC-V內核上嵌入人工智能?

  • 人工智能(AI)幾十年來(lái)一直是一個(gè)熱門(mén)的技術(shù)話(huà)題。根據Statista 和Gartner 的預測,人工智能的收入將在未來(lái)4 年內增長(cháng)4 倍,在2024 年后將超過(guò)1 000 億美元(1 美元約為人民幣6.4 元)。傳統上,復雜的人工智能計算在云端數據中心運行。在GPU 加速器和專(zhuān)門(mén)的系統級芯片(SoC)的幫助下,在臺式機上實(shí)現人工智能模型,可以減少云端訪(fǎng)問(wèn)的要求。但在過(guò)去的幾年里,一個(gè)重要的轉變是AI 處理從云端轉到設備級。這主要歸功于嵌入式設備/SoC 的性能不斷提高和安全考慮。這種轉變催生了嵌入式人工
  • 關(guān)鍵字: 202204  RISC-V內核  人工智能  

平頭哥奪得權威AI榜單4項第一,RISC-V加速AIoT定制化發(fā)展

  • 4月7日,全球權威AI基準測試MLPerf發(fā)布最新榜單,在聚焦低功耗、高能效的IoT領(lǐng)域Tiny v0.7榜單中,基于平頭哥玄鐵RISC-V C906處理器的軟硬件聯(lián)合優(yōu)化方案,取得了全部4個(gè)指標的第一。這意味著(zhù)在A(yíng)IoT領(lǐng)域,RISC-V架構能以極低的計算代價(jià)實(shí)現定制化AI功能。 (圖說(shuō):MLPerf網(wǎng)站截圖) MLPerf Tiny是目前全球IoT領(lǐng)域對軟硬件性能和優(yōu)化能力測試的權威AI榜單,包含視覺(jué)喚醒、圖像分類(lèi)、語(yǔ)音喚醒及異常監測等4個(gè)典型AI任務(wù)。今年,參與比拼的CPU覆蓋A
  • 關(guān)鍵字: 平頭哥  AI  RISC-V  AIoT  

IAR Systems 宣布支持64位RISC-V內核,進(jìn)一步擴展其強大的RISC-V 解決方案

  • 嵌入式開(kāi)發(fā)軟件和服務(wù)的全球領(lǐng)導者IAR Systems?日前自豪地宣布:其專(zhuān)業(yè)開(kāi)發(fā)工具鏈IAR Embedded Workbench? for RISC-V現已支持64位RISC-V內核。憑借此次在內核支持能力方面的擴展,IAR Systems在為RISC-V提供專(zhuān)業(yè)開(kāi)發(fā)解決方案方面繼續走在前沿。IAR Embedded Workbench for RISC-V是一個(gè)完整的C/C++編譯器和調試器工具鏈,其將嵌入式開(kāi)發(fā)者所需的一切都整合至同一個(gè)集成開(kāi)發(fā)環(huán)境(IDE)中,包括確保代碼質(zhì)量的集成式代碼分析工具
  • 關(guān)鍵字: IAR Systems  RISC-V  

芯華章聯(lián)手芯來(lái)科技提升RISC-V處理器設計驗證

  • 近日,芯華章科技正式宣布與國內RISC-V處理器IP供應商芯來(lái)科技達成戰略合作。芯來(lái)科技將正式采用芯華章自主研發(fā)的新一代智能驗證系統穹景 (GalaxPSS)及數字仿真器穹鼎 (GalaxSim)等系列EDA驗證產(chǎn)品,加速新一代復雜RISC-V處理器IP的設計研發(fā)。目前復雜CPU IP由于集成度高,其中各種模塊互聯(lián)復雜、測試功能點(diǎn)繁多,如果僅僅依靠工程師手寫(xiě)各種測試用例,驗證周期冗長(cháng)且效率低下。在高性能CPU設計的復雜場(chǎng)景下,單靠UVM也很難真正高效地產(chǎn)生有針對性的場(chǎng)景激勵,且不同工具間兼容性差,極大限制
  • 關(guān)鍵字: 芯華章  芯來(lái)科技  RISC-V  處理器設計驗證  

阿里開(kāi)源玄鐵RISC-V系列處理器,推動(dòng)RISC-V架構走向成熟

  • 10月19日,2021云棲大會(huì )現場(chǎng),阿里云智能總裁張建鋒宣布,平頭哥開(kāi)源玄鐵RISC-V系列處理器,并開(kāi)放系列工具及系統軟件。
  • 關(guān)鍵字: 云棲大會(huì )  平頭哥  玄鐵  RISC-V  

RISC-V抗量子加密芯片有望提供面向未來(lái)的安全性

  • 為了抵御未來(lái)使用量子計算機可完成的強大攻擊,許多研究人員都在潛心開(kāi)發(fā)新型加密技術(shù)。通常情況下,這些應對措施需要耗費巨大的處理能力。不過(guò)德國的科學(xué)家們,已經(jīng)開(kāi)發(fā)出了一種能夠非常高效地實(shí)施此類(lèi)技術(shù)的微芯片,有助于推動(dòng)“后量子密碼學(xué)”時(shí)代走向現實(shí)。據悉,現代密碼學(xué)的大部分內容,都依賴(lài)于經(jīng)典計算機在處理大量數字等數學(xué)問(wèn)題時(shí)所面臨的極端困難。但理論上,量子計算機可以快速找到經(jīng)典計算機可能需要數億年才能解決的問(wèn)題的答案。為保持加密算法相對于量子計算機性能的領(lǐng)先性,世界各地的研究人員們正在設計讓傳統和量子計算機都難以破
  • 關(guān)鍵字: RISC-V  量子加密芯片  

沁恒微電子 RISC-V系列MCU+亮相首屆RISC-V中國峰會(huì )

  • 首屆RISC-V中國峰會(huì )主會(huì )于2021年6月22日盛大開(kāi)幕,作為國內迄今為止規模最大的以RISC-V為主題的峰會(huì ),吸引了100多家廠(chǎng)家參會(huì )。峰會(huì )覆蓋產(chǎn)業(yè)界最新技術(shù)介紹及產(chǎn)品發(fā)布、學(xué)術(shù)界前沿成果交流。沁恒微電子作為RISC-V國際基金會(huì )戰略會(huì )員受邀參會(huì )。沁恒微電子自成立后,從自研8位RISC內核、自研E8051到引入ARM等內核的MCU,已有十多年的MCU發(fā)展歷程。近年來(lái),結合USB3.0、低功耗藍牙、千兆以太網(wǎng)等接口的設計經(jīng)驗,深入研究RISC-V指令集,在壓縮指令集、硬件壓棧、快速中斷等實(shí)際應用方向上進(jìn)
  • 關(guān)鍵字: RISC-V  嵌入式MCU  
共369條 13/25 |‹ « 11 12 13 14 15 16 17 18 19 20 » ›|

risc介紹

  RISC(reduced instruction set computer,精簡(jiǎn)指令集計算機)是一種執行較少類(lèi)型計算機指令的微處理器,起源于80年代的MIPS主機(即RISC機),RISC機中采用的微處理器統稱(chēng)RISC處理器。這樣一來(lái),它能夠以更快的速度執行操作(每秒執行更多百萬(wàn)條指令,即MIPS)。因為計算機執行每個(gè)指令類(lèi)型都需要額外的晶體管和電路元件,計算機指令集越大就會(huì )使微處理器更復雜, [ 查看詳細 ]

相關(guān)主題

熱門(mén)主題

RISC—CPU    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>