EEPW首頁(yè) >>
主題列表 >>
實(shí)時(shí)數字
實(shí)時(shí)數字 文章 進(jìn)入實(shí)時(shí)數字技術(shù)社區
基于FPGA的實(shí)時(shí)數字化光纖傳輸系統
- 摘要 提出一種實(shí)時(shí)數字化光纖傳輸系統,該系統分為發(fā)送端和接收端。發(fā)送端用A/D轉換器將輸入的模擬信號數字化,再用FPGA對數據進(jìn)行處理,并通過(guò)光纖傳輸。同時(shí),FPGA還控制A/D轉換器的工作。接收端用串行收發(fā)器TLK
- 關(guān)鍵字: FPGA 實(shí)時(shí)數字 光纖傳輸 系統
基于CPLD+DSP的實(shí)時(shí)數字圖像穩定系統
- 為了實(shí)現實(shí)時(shí)便攜式數字圖像穩定系統的現場(chǎng)應用,設計一種基于DSP C6416的實(shí)時(shí)數字圖像穩定系統。該系統由CPLD進(jìn)行處理邏輯和視頻同步控制,通過(guò)兩個(gè)雙端口RAM作為數據輸入和輸出的高速緩存,將DSP上的4個(gè)Bank信號中的8位和RAM的32位接口間進(jìn)行數據轉換,并使用EDMA技術(shù)進(jìn)行數據傳輸。系統工作時(shí),通過(guò)對片內Cache中數據區和程序區的合理分配,QDMA將于預處理處理數據讀入片內,達到高速處理的目的。最后討論了使用內聯(lián)函數和線(xiàn)性流水技術(shù),加快算法軟件的執行速度,實(shí)現高速實(shí)時(shí)圖像穩定處理。
- 關(guān)鍵字: CPLD DSP 實(shí)時(shí)數字 圖像
共2條 1/1 1 |
實(shí)時(shí)數字介紹
您好,目前還沒(méi)有人創(chuàng )建詞條實(shí)時(shí)數字!
歡迎您創(chuàng )建該詞條,闡述對實(shí)時(shí)數字的理解,并與今后在此搜索實(shí)時(shí)數字的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對實(shí)時(shí)數字的理解,并與今后在此搜索實(shí)時(shí)數字的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
