EEPW首頁(yè) >>
主題列表 >>
馮諾依曼
馮諾依曼 文章 進(jìn)入馮諾依曼技術(shù)社區
達摩院突破馮·諾依曼架構性能瓶頸 新型AI芯片性能提升10倍

- 12月3日,記者獲悉,達摩院成功研發(fā)新型架構芯片。該芯片是全球首款基于DRAM的3D鍵合堆疊存算一體AI芯片,可突破馮·諾依曼架構的性能瓶頸,滿(mǎn)足人工智能等場(chǎng)景對高帶寬、高容量?jì)却婧蜆O致算力的需求。在特定AI場(chǎng)景中,該芯片性能提升10倍以上,能效比提升高達300倍。達摩院存算一體芯片 過(guò)去70年,計算機一直遵循馮·諾依曼架構設計,運行時(shí)數據需要在處理器和內存之間來(lái)回傳輸。隨著(zhù)時(shí)代發(fā)展,這一工作模式面臨較大挑戰:在人工智能等高并發(fā)計算場(chǎng)景中,數據來(lái)回傳輸會(huì )產(chǎn)生巨大的功耗;目前內存系統的性能提升速度大幅
- 關(guān)鍵字: 達摩院 AI芯片 馮諾依曼
馮·諾依曼架構

- 馮·諾依曼結構也稱(chēng)普林斯頓結構,是一種將程序指令存儲器和數據存儲器合并在一起的存儲器結構。程序指令存儲地址和數據存儲地址指向同一個(gè)存儲器的不同物理位置,因此程序指令和數據的寬度相同,如英特爾公司的8086中央處理器的程序指令和數據都是16位寬。架構圖如下:在典型情況下,完成一條指令需要3個(gè)步驟,即:取指令、指令譯碼和執行指令。舉一個(gè)最簡(jiǎn)單的對存儲器進(jìn)行讀寫(xiě)操作的指令,指令1至指令3均為存、取數指令,對馮?諾曼結構處理器,由于取指令和存取數據要從同一個(gè)存儲空間存取,經(jīng)由同一總線(xiàn)傳輸,因而它們無(wú)法重疊執行,只
- 關(guān)鍵字: 架構 馮諾依曼
共2條 1/1 1 |
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
