<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> fpga

Tensilica和Tallika共同發(fā)布安全SoC FPGA平臺

  • Tensilica公司和Tallika公司日前共同發(fā)布基于Tensilica公司Xtensa處理器IP核的可配置安全SoC FPGA/ASIC平臺。該完全經(jīng)過(guò)驗證和硅驗證的硬件/軟件平臺對于任意一個(gè)需要完整RSA實(shí)現方案(包括加密、解密、密鑰對生成加速)和/或集成了硬件安全功能的SoC設計團隊而言皆是理想選擇。 Tallika安全解決方案包括一顆Tensilica帶有32位AHB/APB骨干總線(xiàn)的Xtensa處理器IP核以及Tallika公司基于鏈表結構的DMA控制器,后者集成了其安全IP核模塊
  • 關(guān)鍵字: 嵌入式系統  單片機  Tensilica  Tallika  FPGA  MCU和嵌入式微處理器  

ACTEL FPGA挑戰0.1毫瓦

  • 為了應對當今便攜式設計人員面臨的挑戰,Actel超低功耗 IGLOO現場(chǎng)可編程門(mén)陣列(FPGA) 結合ARM Cortex-M1處理器技術(shù),使靜態(tài)功耗只有0.1mW,可應用于電子書(shū)/PDA、安全U盤(pán)(指紋符合才能打開(kāi)U盤(pán))、存儲解決方案、醫療、工業(yè)等領(lǐng)域。 Actel 產(chǎn)品市場(chǎng)拓展副總裁Rich Brossart在北京的發(fā)布會(huì )上說(shuō):“相比于競爭對手的產(chǎn)品功耗,我們的靜態(tài)功耗要低300倍以上。例如某個(gè)反熔絲競爭對手,該廠(chǎng)家業(yè)務(wù)轉向用戶(hù)定制的CSSP;低功耗C
  • 關(guān)鍵字: 嵌入式系統  單片機  ACTEL  FPGA  MCU和嵌入式微處理器  

基于FPGA的HSDI接口設計

  • HSDI是一種可配置的高速數據指揮通道。本文首先介紹兩種高速數據接口HSDI A和HSDI B的硬件結構,隨后介紹兩種HSDI接口上信號的時(shí)序和功能操作,最后結合實(shí)例重點(diǎn)介紹如何采用FPGA實(shí)現HSDI接口的設計。
  • 關(guān)鍵字: FPGA  HSDI  接口設計    

基于CPLD的LED點(diǎn)陣顯示控制器

  • 在系統可編程技術(shù)(ISP—In System Programming)及其在系統可編程系列器件,是90年代迅速發(fā)展起來(lái)的一種新技術(shù)和新器件。   現場(chǎng)可編程器件(FPGA和CPLD)等ISP器件無(wú)須編程器,利用器件廠(chǎng)商提供的編程套件,采用自頂而下的模塊化設計方法,使用原理圖或硬件描述語(yǔ)言(VHDL)等方法來(lái)描述電路邏輯關(guān)系,可直接對安裝在目標板上的器件編程。它易學(xué)、易用、簡(jiǎn)化了系統設計,減小了系統規模,縮短設計周期,降低了生產(chǎn)設計成本,從而給電子產(chǎn)品的設計和生產(chǎn)帶來(lái)了革命性的變化。   1、系統結構
  • 關(guān)鍵字: 工業(yè)控制  FPGA  CPLD  LED  伺服控制  

基于DSP和FPGA的磁浮列車(chē)同步485通信方式研究

  • 在高速磁浮交通系統中,車(chē)載測速定位單元對車(chē)輛的位置和速度進(jìn)行實(shí)時(shí)測量,并將位置和速度信號通過(guò)無(wú)線(xiàn)電系統傳送至地面上的牽引控制系統和運行控制系統,以用于長(cháng)定子直線(xiàn)同步電機牽引的反饋控制,以及車(chē)輛運行的指揮和安全防護。測速定位單元是牽引和運控系統閉環(huán)控制的核心與關(guān)鍵。  測速定位單元緊鄰懸浮電磁鐵及長(cháng)定子繞組和鐵心,處于懸浮磁場(chǎng)和牽引磁場(chǎng)中,電磁環(huán)境非常復雜,這對其通信設備的電磁兼容性能提出了很高的要求。另外,為滿(mǎn)足牽引控制系統的需求,測速定位信號的精度要求相當高。因此,測速定位信號傳輸的速度、實(shí)時(shí)
  • 關(guān)鍵字: 嵌入式系統  單片機  DSP  FPGA  磁浮列車(chē)  MCU和嵌入式微處理器  

基于單片機P89C61X2的FPGA配置

  • 引 言 大部分FPGA采用基于SRAM(靜態(tài)隨機存儲器)的查找表邏輯形成結構,就是用SRAM構成邏輯函數發(fā)生器。SRAM工藝的芯片在掉電后信息就會(huì )丟失,需要外加一片專(zhuān)用配置芯片。在上電時(shí),由這個(gè)專(zhuān)用配置芯片把數據加載到FPGA中,然后FPGA就可以正常工作。這就是在線(xiàn)可重配置ICR(In-Circuit Reconfigurability)方式。 Altera公司生產(chǎn)的具有ICR功能的APEX、FLEX10K、ACEX、FLEX6000等系列器件可以使用6種模式進(jìn)行配置,即使用專(zhuān)用EP
  • 關(guān)鍵字: 嵌入式系統  單片機  P89C61X2  FPGA  單板計算機  

賽靈思隆重宣布亞太區總部新辦公大樓正式啟用

  • 賽靈思公司日前在新加坡為亞太區總部新大樓正式啟用舉行了隆重的慶典儀式,彰顯了公司對高速發(fā)展的亞太市場(chǎng)所做的重要承諾。賽靈思亞太區新總部大樓坐落在樟宜商務(wù)園區內,占地兩萬(wàn)平方米,可容納500名員工,裝配/測試設施的辦公空間比之前擴充了四倍,用來(lái)進(jìn)行工藝開(kāi)發(fā)的辦公空間較之前提升了三倍。  賽靈思董事會(huì )主席、總裁兼首席執行官Wim Roelandts(羅蘭士)在揭幕儀式上公布了增加本地研發(fā)投資的計劃,而擴展總部辦公空間就是該計劃的第一步。賽靈思亞太區研發(fā)團隊成立于2007年1月,該團隊通過(guò)與
  • 關(guān)鍵字: 消費電子  賽靈思  新加坡  FPGA  嵌入式  

基于A(yíng)RM和FPGA的全彩獨立視頻LED系統

  • 引 言 目前顯示屏按數據的傳輸方式主要有兩類(lèi):一類(lèi)是采用與計算機顯示同一內容的實(shí)時(shí)視頻屏;另一類(lèi)為通過(guò)USB、以太網(wǎng)等通信手段把顯示內容發(fā)給顯示屏的獨立視頻源顯示屏,若采用無(wú)線(xiàn)通信方式,還可以隨時(shí)更新顯示內容,靈活性高。此外,用一套嵌入式系統取代計算機來(lái)提供視頻源,既可以降低成本,又具有很高的可行性和靈活性,易于工程施工。因此,獨立視頻源LED顯示系統的需求越來(lái)越大。 本系統采用ARM+FPGA的架構,充分利用了ARM的超強處理能力和豐富的接口,實(shí)現真正的網(wǎng)絡(luò )遠程操作,因此不僅可以作為一般的LED顯
  • 關(guān)鍵字: 嵌入式系統  單片機  ARM  FPGA  LED系統  發(fā)光二極管  LED  

采用帶閃存結構的FPGA對系統設計實(shí)現有效管理

  • 隨著(zhù)工藝幾何尺寸越來(lái)越小,電子器件趨向于采用多種電壓供電,因此越來(lái)越易受到電壓和溫度波動(dòng)的影響,而且在所有電子系統設計中進(jìn)行系統管理的重要性也不斷增強。表面上好象無(wú)關(guān)的一系列任務(wù)其實(shí)都是以確保系統的正常運作為目標,系統管理任務(wù)的重點(diǎn)就是使系統正常運行的時(shí)間最長(cháng)、識別并傳送報警條件,以及記錄數據和報警的情況。面對由標準驅動(dòng)的市場(chǎng),OEM 廠(chǎng)商若要脫穎而出,當中的關(guān)鍵要素是產(chǎn)品的可靠性和正常運行時(shí)間。      目前系統管理的實(shí)現使用大量分立器件 &n
  • 關(guān)鍵字: 嵌入式系統  單片機  閃存結構  FPGA  嵌入式  

SDRAM通用控制器的FPGA模塊化設計

  • 引言       同步動(dòng)態(tài)隨機存儲器(SDRAM),在同一個(gè)CPU時(shí)鐘周期內即可完成數據的訪(fǎng)問(wèn)和刷新,其數據傳輸速度遠遠大于傳統的數據存儲器(DRAM),被廣泛的應用于高速數據傳輸系統中?;贔PGA的SDRAM控制器,以其可靠性高、可移植性強、易于集成的特點(diǎn),已逐漸取代了以往的專(zhuān)用控制器芯片而成為主流解決方案。然而,SDRAM復雜的控制邏輯和要求嚴格的時(shí)序,成為開(kāi)發(fā)過(guò)程中困擾設計人員主要因素,進(jìn)而降低了開(kāi)發(fā)速度,而且大多數的基于FPGA的SDR
  • 關(guān)鍵字: 工業(yè)控制  嵌入式系統  單片機  FPGA  SDRAM  嵌入式  工業(yè)控制  

基于FPGA的MFSK調制電路設計與仿真

  • 數字調制解調技術(shù)在數字通信中占有非常重要的地位,數字通信技術(shù)與FPGA的結合是現代通信系統發(fā)展的一個(gè)必然趨勢。文中介紹了MFSK調制解調的原理,并基于FPGA實(shí)現了MFSK調制電路,仿真結果表明了該設計的正確性。
  • 關(guān)鍵字: FPGA  MFSK  調制  電路設計    

FPGA實(shí)現安全可靠的藍牙通信

  • 藍牙技術(shù)注定會(huì )成為一項通用的低成本無(wú)線(xiàn)技術(shù),可適用于一系列范圍廣泛的數據通信應用。但仍有兩個(gè)主要方面需要進(jìn)一步的考慮,即有關(guān)藍牙通信中的數據安全性和數據完整性的問(wèn)題。這兩個(gè)方面會(huì )限制藍牙技術(shù)的適用范圍。在設計無(wú)線(xiàn)產(chǎn)品時(shí),通過(guò)采用可編程邏輯,可以使藍牙技術(shù)同時(shí)滿(mǎn)足數據安全性和完整性的要求。 藍牙數據安全性  藍牙標準定義了一系列安全機制,要求每個(gè)藍牙設備都要實(shí)現密鑰管理、認證以及加密等功能,從而為近距離無(wú)線(xiàn)通信提供基本的保護。此外,藍牙技術(shù)所采用的跳頻通信方式本身也是一個(gè)防止竊聽(tīng)的有效安全
  • 關(guān)鍵字: 嵌入式系統  單片機  FPGA  藍牙通信  嵌入式  

3G系統中AGC的FPGA設計實(shí)現

  • 1 引 言   大多數接收機必須處理動(dòng)態(tài)范圍很大的信號,這需要進(jìn)行增益調整,以防止過(guò)載或某級產(chǎn)生互調,調整解調器的工作以?xún)?yōu)化工作。在現代無(wú)線(xiàn)電接收裝置中??勺冊鲆娣糯笃魇请娍氐?,并且當接收機中使用衰減器時(shí),他們通常都是由可變電壓控制的連續衰減器??刂茟撌瞧交牟⑶遗c輸入的信號能量通常成對數關(guān)系(線(xiàn)性分貝)。在大多數情況下,由于衰落,AGC通常用來(lái)測量輸入解調器的信號電平,并且通過(guò)反饋控制電路把信號電平控制在要求的范同內。 2 系統總體設計  在本設計中,前端TD_SCDMA的射頻信號RF輸入后,經(jīng)過(guò)
  • 關(guān)鍵字: 通訊  無(wú)線(xiàn)  網(wǎng)絡(luò )  嵌入式系統  單片機  3G  AGC  FPGA  無(wú)線(xiàn)  通信  

單片機系統的動(dòng)態(tài)加密技術(shù)

  •   摘要:?jiǎn)纹瑱C系統產(chǎn)品的加密和解密技術(shù)永遠是一個(gè)矛盾的統一體。然而,為了更好的保護好自己的單片機技術(shù)成果和知識產(chǎn)權,加大解密成本,研究新型加密技術(shù)仍是保護成果的主要手段之一。文中在討論了傳統的單處系統加密和解密技術(shù)的基礎上,提出了一種實(shí)用而有效的動(dòng)態(tài)加密技術(shù)的實(shí)現方案。     關(guān)鍵詞:?jiǎn)纹瑱C系統 動(dòng)態(tài)加密技術(shù) FPGA 1 概述   隨著(zhù)單片機技術(shù)的發(fā)展和廣泛應用,許多使用單片機的高新技術(shù)產(chǎn)品諸如智能化儀器、儀表、小型工業(yè)控制系統等都面臨著(zhù)一個(gè)令人頭痛的問(wèn)題,那就
  • 關(guān)鍵字: 單片機系統  動(dòng)態(tài)加密技術(shù)  FPGA  MCU和嵌入式微處理器  

FPGA保證家庭網(wǎng)絡(luò )的服務(wù)質(zhì)量

  • 引言家庭網(wǎng)絡(luò )正在成為視頻、語(yǔ)音和數據快速傳送的“中央火車(chē)站”。視頻由標準清晰提升至高清晰,因此需要越來(lái)越高的數據速率,這表明家庭網(wǎng)絡(luò )系統必須隨著(zhù)新興視頻標準的發(fā)展而發(fā)展。目前,多媒體家庭網(wǎng)絡(luò )技術(shù)采用了各種有線(xiàn)和無(wú)線(xiàn)網(wǎng)絡(luò )接口標準,但是目前這些標準還無(wú)法確保家庭內部現場(chǎng)多媒體傳輸的服務(wù)質(zhì)量(QoS)。 挑戰首先面臨的挑戰是設計可靠的多媒體家庭網(wǎng)絡(luò )平臺,以足夠的QoS傳送互聯(lián)網(wǎng)協(xié)議(IP)包,并且沒(méi)有明顯的失真。另一挑戰是設計人員怎樣以較高的性?xún)r(jià)比實(shí)現這一切,使消費者能夠用得起。專(zhuān)業(yè)廣播行業(yè)已經(jīng)采用了多項技術(shù)
  • 關(guān)鍵字: 嵌入式系統  單片機  FPGA  0708_A  雜志_技術(shù)長(cháng)廊  嵌入式  
共6410條 405/428 |‹ « 403 404 405 406 407 408 409 410 411 412 » ›|

fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條 fpga!
歡迎您創(chuàng )建該詞條,闡述對 fpga的理解,并與今后在此搜索 fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>