<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> virtex-ii

嵌入式系統μC/OS-II與eCos的比較

  • 摘要:敘述嵌入式系統和嵌入式操作系統的概念,簡(jiǎn)述嵌入式實(shí)時(shí)系統的發(fā)展階段。重點(diǎn)介紹μC/OS-II和eCos的發(fā)展歷史,并且對μC/OS-II與eCos進(jìn)行比較,為大家在選擇嵌入式操作系統時(shí)提供參考。 關(guān)鍵詞:嵌入式系統 μC/OS-II eCos 1 背景   隨著(zhù)計算機技術(shù)的迅速發(fā)展和芯片制造工藝的不斷進(jìn)步,嵌入式系統的應用日益廣泛:從民用的電視、手機等電路設備到軍用的飛機、坦克等武器系統,到處都有嵌入式系統的身影。在嵌入式系統的應用開(kāi)發(fā)中,采和嵌入式實(shí)時(shí)操作系統(簡(jiǎn)稱(chēng)RTOS)能夠支
  • 關(guān)鍵字: 嵌入式操作系統  嵌專(zhuān)題μC/OS-II  

利用Virtex-5 FPGA實(shí)現更高的性能

  • 在FPGA系統設計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統級性能的過(guò)程中受益于Xilinx® 的Virtex™-5 FPGA構建模塊,特別是新的ExpressFabric™技術(shù)。以針對邏輯和算術(shù)功能的量化預期性能改進(jìn)為例,我將探究ExpressFabric架構的主要功能?;趯?shí)際客戶(hù)設計的基準將說(shuō)明Virtex-5ExpressFabric技術(shù)性能平均比前一
  • 關(guān)鍵字: FPGA  Virtex-5  單片機  嵌入式系統  

賽靈思宣布交付性能最高的DSP平臺——VIRTEX-5 SXT FPGA

  •   賽靈思宣布開(kāi)始向市場(chǎng)交付針對高性能數字信號處理(DSP)而優(yōu)化的65 nm Virtex-5 SXT現場(chǎng)可編程門(mén)陣列(FPGA)器件的首批產(chǎn)品。SXT平臺創(chuàng )造了DSP性能的行業(yè)新紀錄——550MHz下性能達352 GMAC,而且動(dòng)態(tài)功率較上一代90nm器件相比降低35%。此外,SXT平臺還是第一個(gè)集成了串行收發(fā)器的DSP優(yōu)化的FPGA產(chǎn)品系列。   通過(guò)三款可滿(mǎn)足下一代無(wú)線(xiàn)和視頻應用對超高DSP帶寬和更低系統成本要求的新器件,Virtex-5 SXT平
  • 關(guān)鍵字: DSP平臺  FPGA  SXT  VIRTEX-5  單片機  交付性  嵌入式系統  賽靈思  

基于A(yíng)DSP21060和Virtex II的圖像處理系統設計

  • 摘 要:介紹一種基于A(yíng)DSP21060和Virtex II的星載圖像處理系統。分析了圖像處理系統的功能和任務(wù),給出了處理系統的硬件結構、FPGA的功能模塊、DSP的軟件框架和模塊。通過(guò)地面原理樣機開(kāi)發(fā),驗證了系統設計的正確性和高效性。關(guān)鍵詞:ADSP21060 Virtex II 圖像處理系統 積分器 乒乓結構 圖像處理系統多采用DSP陣列、DSP加FPGA/CPLD或單由FPGA/CPLD器件等方式構成。采用DSP陣列構成的圖像處理系統,其優(yōu)點(diǎn)是處理功能可以通過(guò)軟件靈活修改,其缺點(diǎn)主要有功耗大、體積
  • 關(guān)鍵字: ADSP21060  II  Virtex  單片機  積分器  乒乓結構  嵌入式系統  圖像處理系統  

基于uC/OS-II的變頻器變結構控制系統設計

  • 摘 要:介紹了抽油電機變頻器變結構控制系統功能原理,如何利用uC/OS-II的多任務(wù)功能實(shí)現控制系統的算法結構變換,操作系統的移植、多任務(wù)的建立和SDK下的軟件設計;最后總結了在應用中需注意的問(wèn)題。 關(guān)鍵詞:uC/OS-II 多任務(wù) DSP56F803 變結構控制 在油田生產(chǎn)中為了節省電能并減小故障率,變頻器得到越來(lái)越多的應用。但由于油井負載的非周期大脈動(dòng)性質(zhì),從能量的流向來(lái)看,變頻器有兩種運行狀態(tài)——電動(dòng)運行和回饋制動(dòng)。不同運行狀態(tài)的控制變量和控制方法是不同的,這就要采用所謂的變結構控制。
  • 關(guān)鍵字: DSP56F803  uC/OS-II  變結構控制  單片機  多任務(wù)  嵌入式系統  

利用Virtex-5 FPGA實(shí)現更高的性能

  • 在FPGA系統設計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統級性能的過(guò)程中受益于Xilinx® 的Virtex™-5 FPGA構建模塊,特別是新的ExpressFabric™技術(shù)。以針對邏輯和算術(shù)功能的量化預期性能改進(jìn)為例,我將探究ExpressFabric架構的主要功能?;趯?shí)際客戶(hù)設計的基準將說(shuō)明Virtex-5ExpressFabric技術(shù)性能平均比前一
  • 關(guān)鍵字: FPGA  Virtex-5  單片機  嵌入式系統  

SYNPLICITY CERTIFY軟件全面支持XILINX VIRTEX-5 FPGA簡(jiǎn)化ASIC原型驗證過(guò)程

  •   Synplicity宣布其Certify® ASIC RTL 原型設計軟件增強了對 Xilinx Virtex™-5 系列的 65 納米 FPGA 的支持。Certify 軟件是業(yè)界首款支持多個(gè) FPGA 進(jìn)行 ASIC 原型設計的產(chǎn)品。Certify 工具將多芯片分組技術(shù)與業(yè)界一流的 FPGA 綜合技術(shù)
  • 關(guān)鍵字: ASIC原型驗證  CERTIFY軟件  FPGA  SYNPLICITY  VIRTEX-5  XILINX  單片機  嵌入式系統  

利用Virtex-5 FPGA實(shí)現更高性能的方法

  • 在FPGA系統設計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統級性能的過(guò)程中受益于Xilinx? 的Virtex?-5 FPGA構建模塊,特別是新的ExpressFabric?技術(shù)。以針對邏輯和算術(shù)功能的量化預期性能改進(jìn)為例,我將探究ExpressFabric架構的主要功能?;趯?shí)際客戶(hù)設計的基準將說(shuō)明Virtex-5ExpressFabric技術(shù)性能平均比前一代Virtex-4 FPGA要高
  • 關(guān)鍵字: FPGA  Virtex-5  單片機  邏輯構造  嵌入式系統  

Nios II系統在數字式心電診監測設備中的應用

  • (1、武漢科技學(xué)院 河北 武漢 430073;2、華中科技大學(xué) 同濟醫學(xué)院河北 武漢 430000) 1 引言心電檢測儀是醫學(xué)界運用廣泛的一種心電監測設備,他主要由12導聯(lián)心電傳感器和心電信號處理設備兩部分組成,目前運用廣泛的數字式心電檢測儀大都是由DSP處理器外加一個(gè)單片機(MCU),通過(guò)編寫(xiě)復雜的并行通訊協(xié)議來(lái)完成的,這種結構雖然有較高的精度,但硬件設計復雜,軟件編寫(xiě)煩瑣,相應的開(kāi)發(fā)周期長(cháng),研制成本高。本設計采用Altera公司先進(jìn)的SOPC(可編程片上系統)解決方案--以32位Nios I
  • 關(guān)鍵字: FPGA  II  Nios  醫療電子專(zhuān)題  

賽靈思VIRTEX-5 成為全球首個(gè)通過(guò)所有v1.1標準測試的FPGA

  • 通過(guò)PCI EXPRESS兼容性測試 -  賽靈思VIRTEX-5 成為全球首個(gè)通過(guò)所有v1.1標準測試的FPGA 經(jīng)驗證的解決方案使用戶(hù)可快速采用業(yè)界速度最快的、內建低功耗PCI Express 端點(diǎn)模塊和串行收發(fā)器的65nm FPGA     賽靈思公司宣布其Virtex™-5 LXT FPGA通過(guò)了最新的PCI Express端點(diǎn) v1.1
  • 關(guān)鍵字: FPGA  v1.1標準  VIRTEX-5  測試  單片機  嵌入式系統  賽靈思  測試測量  

LambdaPRO 3支持XILINX Virtex-4 FX FPGA

  •         LambdaPRO 3成功實(shí)現了對XILINX公司內嵌PowerPC405硬核的Virtex-4 FX FPGA的支持,用戶(hù)可以在Virtex-4 FX FPGA上開(kāi)發(fā)基于DeltaOS的嵌入式系統。             LambdaPRO 
  • 關(guān)鍵字: FPGA  FX  LambdaPRO  Virtex-4  廠(chǎng)XILINX  單片機  嵌入式系統  

Altera發(fā)售可量產(chǎn)的Stratix II GX FPGA

  •     Altera公司(NASDAQ:ALTR)今天宣布開(kāi)始發(fā)售其可量產(chǎn)的Stratix® II GX FPGA。高密度Stratix II GX系列提供20個(gè)工作范圍在600Mbps至6.375Gbps的低功耗收發(fā)器,串行鏈路總鏈接能力達到前所未有的127Gbps。用戶(hù)現在可以使用Stratix II GX FPGA來(lái)設計生產(chǎn)多吉比特互聯(lián)系統,滿(mǎn)足甚至超越其性能和信號完整性規范。隨著(zhù)E
  • 關(guān)鍵字: Altera  FPGA  GX  II  Stratix  單片機  嵌入式系統  

Lyrtech推出SignalMaster Quad Virtex-4和DRC Virtex-4系列高端產(chǎn)品

  •         繼11月份推出小型軟件無(wú)線(xiàn)電開(kāi)發(fā)平臺SFF SDR 之后,加拿大Lyrtech在本月又推出SignalMaster Quad Virtex-4 和DRC Virtex-4 系列產(chǎn)品,進(jìn)一步促進(jìn)了Lyrtech公司數字信號處理集成解決方案向更多領(lǐng)域的邁進(jìn)。         &
  • 關(guān)鍵字: DRC  Lyrtech  Quad  SignalMaster  Virtex-4  單片機  嵌入式系統  

龍芯稅控SoC中Bootloader的設計與分析

  • 摘要: 本文介紹了龍芯稅控SoC中Bootloader的設計過(guò)程, 并詳細分析了Bootloader中關(guān)于外部中斷(IRQ)處理的詳細過(guò)程。關(guān)鍵詞: 引導程序;龍芯;SoC;嵌入式系統;uCOS-II 前言Bootloader是系統加電運行的第一段軟件代碼。在嵌入式系統[2]中,通常并沒(méi)有像BIOS那樣的固件程序,因此整個(gè)系統的加載啟動(dòng)任務(wù)就完全由Bootloader來(lái)完成。Bootloader是底層硬件和上層應用軟件之間的一個(gè)中間件軟件。它創(chuàng )建內核需要的一些信息并將這些信息通過(guò)相關(guān)
  • 關(guān)鍵字: 0611_A  SoC  uCOS-II  工業(yè)控制  龍芯  嵌入式系統  引導程序  雜志_設計天地  SoC  ASIC  工業(yè)控制  

賽靈思面向最新VIRTEX-5 LXT平臺推出完整的邏輯設計解決方案

  • 最新的8.2i升級了ISE,PlanAhead和Chipscope Pro設計軟件 加速設計收斂并為Virtex-5 LXT FPGA提供增強的生產(chǎn)力   賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))宣布面向最新Virtex™-5 LXT FPGA平臺推出完整的邏輯設計解決方案,包含升級版集成軟件環(huán)境(ISE™)設計工具。Virtex™-5&nbs
  • 關(guān)鍵字: LXT平  VIRTEX-5  單片機  解決方案  邏輯設計  嵌入式系統  賽靈思  
共622條 39/42 |‹ « 33 34 35 36 37 38 39 40 41 42 »

virtex-ii介紹

您好,目前還沒(méi)有人創(chuàng )建詞條virtex-ii!
歡迎您創(chuàng )建該詞條,闡述對virtex-ii的理解,并與今后在此搜索virtex-ii的朋友們分享。    創(chuàng )建詞條

相關(guān)主題

熱門(mén)主題

關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>