<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 基于W3150A+的虛擬儀器通用以太網(wǎng)接口設計

基于W3150A+的虛擬儀器通用以太網(wǎng)接口設計

作者: 時(shí)間:2014-12-02 來(lái)源:網(wǎng)絡(luò ) 收藏

  2 接口的硬件設計

本文引用地址:http://dyxdggzs.com/article/266268.htm

  本接口的硬件設計主要包括FPGA與的接口設計,物理層芯片RTL8201與的接口設計以及時(shí)鐘模塊和電源模塊的設計。其硬件設計框圖如圖2所示。

  

 

  2.1 與FPGA的接口設計

  隨著(zhù)半導體技術(shù)的飛速發(fā)展,FPGA(Field Programmable Gate Array)的計算能力、容量以及可靠性有了很大的提高。它正以高度靈活的用戶(hù)現場(chǎng)編程功能、反復可改寫(xiě)功能、高可靠性等優(yōu)點(diǎn),成為數字電路、數字信號處理等領(lǐng)域的新寵。

  考慮到成本、實(shí)用性以及功耗,本設計選用的FPGA芯片是Altera公司MAXII系列的EPM570GT100C4。MAXII系列器件是一種非易失性CPLD,采用0.18μm的制造工藝,并包含有240到2210個(gè)邏輯單元和8Kbits非易失性存儲器,它相對于其他的CPLD可以提供快速、穩定、數量更多的I/O管腳。

  W3150A+與微處理器芯片的接口方式有三種:直接總線(xiàn)接口模式、間接總線(xiàn)接口模式和SPI模式。其中直接總線(xiàn)接口模式適用于大數據量傳輸的情況;SPI模式的接口連線(xiàn)較少,適用于數據量不大,傳輸速率相對較低的情況;間接總線(xiàn)接口模式下的數據傳輸性能則介于它們兩者

  之間。本系統采用直接總線(xiàn)接口模式,以便最大限度地提高數據的傳輸速率。其具體的接口電路如圖3所示。

  

 

  2.2 物理層芯片與W3150A+的接口設計

  RTL8201BL是一個(gè)單端口的物理層收發(fā)器,它只有一個(gè)MII/SNI(媒體獨立接口/串行網(wǎng)絡(luò )接口)接口??捎糜趯?shí)現全部的10/100M物理層功能,包括物理層編碼子層(PCS)、物理層介質(zhì)連接設備(PMA)、雙絞線(xiàn)物理媒介相關(guān)子層(TP~PMD)、10Base-Tx編解碼和雙絞線(xiàn)媒介訪(fǎng)問(wèn)單元(TPMAU)。PECL接口可支持連接一個(gè)外部的100Base-FX光纖收發(fā)器。這款芯片使用先進(jìn)的CMOS工藝制作,可以滿(mǎn)足低壓低功耗的需求。

  RTL8201BL與W3150A+可通過(guò)標準MII接口相連,其中引腳RX_CLK、RXDV、RXD[0:3]以及COL用于數據的接收,而TX_CLK、TXE、TXD[0:3]用于數據的發(fā)送。其具體的電路圖如圖4所示。

  

tcp/ip相關(guān)文章:tcp/ip是什么


存儲器相關(guān)文章:存儲器原理




評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>