針對有線(xiàn)電視和通訊應用的PIN二極管衰減器的結構

增加通過(guò)串聯(lián)二極管的電流可以降低衰減下限。將控制電壓保持在最大值5V,減小電阻R3的阻值就可以增大偏移電壓,這可以通過(guò)給阻斷RF的電阻R3(表2)串聯(lián)一個(gè)表面貼裝鐵酸鹽珠狀電感而實(shí)現。在整個(gè)頻率范圍內,與傳統的瓷芯多層片狀電感相比,這種鐵酸鹽珠狀電感具有更高的阻抗。圖6給出了低衰減下限衰減電路的示意圖,圖7中給出了在Vc=5V的條件下與標準衰減電路的比較結果。

為了建立π衰減器的性能模型以便于進(jìn)一步分析,安捷倫公司的高級設計系統(ADS)計算機輔助工程(CAE)軟件為工程師們提供了模擬四元二極管π衰減器性能的技術(shù)支持范例。相應文件可以從www.edasupportweb.soco.agilent.com.的Agilent Eesof知識中心的“Examples”部分下載。

另外,包含在高頻建模工具APLAC CAE軟件包(www.aplac.com)中的PIN二極管模型也可以預測在給定正向偏移的條件下RF阻值。圖8的左邊給出了HSMP-3816 PIN二極管的APLAC模型,將APLAC模型與SOT-25等效電路模型(圖8右邊)結合在一起,就可以使設計人員在模擬過(guò)程中研究分析封裝的寄生效應。


衰減器相關(guān)文章:衰減器原理
評論